【FPGA設計エンジニア】★医療 ・防衛 ・カメラ等

株式会社 シーディア 東京デザインセンター

正社員東京都大田区

求人番号

13060-10293751

掲載日

2025/08/01

給与

月額347,000円〜450,000円

仕事内容

■仕様書をもとにRTL (Verirog−HDLまたはVHDL)の設計・検証 ■FPGA(Xilinx ・Altera)へ実装及び評価 開発例:医療製品 ・防衛系 ・画像処理 ・マイコン周り制御設計 将来性が高く人々の生活を豊かに安心を与えるお仕事です。 【ポイント】 ◎経験の浅い方は ・改修などの補助業務からスタート ◎スキル・希望に合わせてお任せします 「変更範囲:変更なし」

勤務条件

勤務地

東京都大田区羽田空港1−1−4 羽田イノベーションシティZoneK 2F

勤務時間

(1)9時00分〜18時00分

休日

土日祝日その他

年間休日数: 121日

応募条件

必要な経験・スキル

いずれかのご経験(■FPGAの検証または設計 ・■電気回路設計 ・VerilogHDLに触れた事がある方 ・■VHDCに触れた事がある方)

年齢

(59歳以下)

会社情報

会社名

株式会社 シーディア 東京デザインセンター 企業情報を見る →

所在地

東京都大田区羽田空港1−1−4 羽田イノベーションシティZoneK 2F

設立年

2004

従業員数

192人

事業内容

LSIデザイン ・組込みソフトウェアデザイン ・システムインテグレーション ・インフラプロデクトデザインを主力としたエンジニアリングサービス及びソリューション事業

ホームページ

https://seedea.asia/

この求人のポイント

正社員土日休み祝日休み
求人を読み込み中...
関連求人を読み込み中...